## 第6章

# 割り込み

## 6-1 割り込み処理の概要

割り込みは、I/O からの処理要求が発生したら、その時実行していたプログラムを中断(インターラプト)し、必要な処理に移る機能です。割り込みを上手に活用することによって、非常に効率のよいプログラムを作成することができます。

割り込み処理は BASIC でも一部サポートされていることはご存じでしょう。

1000 'サンプル

1010 ON KEY GOSUB 2000

1020 KEY 1 ON

1030 'メインルーチン

1040 ....

1050 ....

1060 ....

1500 GOTO 1030

2000 'KEY INT ROUTINE

2010 XX=POS(0): YY=CSRLIN

2020 LOCATEO,0: PRINT"STATUS: ";STA

2030 LOCATE XX,YY

2040 RETURN

上のプログラムではメインルーチンの処理中に[F1]キーが押されると画面の上隅に変数 STA の内容を表示します。この場合、キーボードが「割り込み(をかける)デバイス」、[F1]キーの押下が「割り込み要因」、行番号2000からが「割り込み処理ルーチン」となります。プログラムの最初で[F1]割り込み処理ルーチンの行番号「割り込みベクタ」を宣言し(ON KEY GOSUB)、続いて割り込みを許可します(KEY 1 ON). Z80 の割り込み処理についてこのあと説明しますが、概念としてはこの BASIC の処理にたいへん似ています。

X1 シリーズには、キーボードやディスクを始めとして数多くの I/O がありますが、そのほとんどは割り込みが使用できるように設計されています。しかも Z80 の割り込み処理の方法のうち、最も強力なモード 2 割り込みが使用できます。そこで、最初に Z80 の割り込み処理について説明しましょう。

## 6-2-1 Z80 の割り込み処理

Z80CPU は、INT と名付けられた端子があり、この端子をLレベルにすることで割り込み処理が始まります。もう少し正確に言うと、1つの命令を実行し終った時点で INT 端子がLであり、かつ割り込み許可の状態であれば CPU は「ある方法で」割り込み処理ルーチンを call するのです。この時の call の方法にはモード  $0 \sim$  モード 2 の 3 種類があります。どのモードを使うかは予めプログラムで設定しておきます(IM0 $\sim$  IM2 命令)。

## ①モード0

このモードは、Z80の前身とも言える、インテル社の8080A CPUとほぼ同じ動作をします。 CPUは、通常はプログラムカウンターPCの指す番地のメモリの内容を読み込み、解釈し、実行する、ということを繰り返しています。これに対しモード0で割り込みが起こるとCPUは、メモリへの読み出し命令を出さずに命令を読み込み、それを実行します。そこでハードウェアを工夫し割り込みが発生した瞬間、適当な命令(通常はRST0~7のcall命令)をCPUに読み込ませるようにします。call命令の飛び先に割り込み処理ルーチンを書いておきます。

## ②モード1

このモードの動作は簡単です。割り込みが発生すると、CPU は自動的に RST7 を実行します。 すなわち現在の PC の値をスタックに PUSH して 0038H 番地にジャンプします。

モード1では割り込み処理ルーチンの入口が1つしかないため、複数の割り込みデバイスがある場合、どこから割り込みがかかったかの判定はソフトウェアで行います。例えばキーボード、プリンター、タイマーの3つの割り込みデバイスがあるときは図6-1のように処理します。この場合、複数のデバイスが同時に割り込みを起こした時、どれを最初に実行するか(割り込みの優先順位)は、割り込み要因を調べる順番で決まります。先に調べられるデバイスの方が優先的に処理されます。

#### ③モード2

割り込み優先順位の決定から、各装置ごとの処理ルーチンの call までを自動的に行うようにしたのがモード2です。 3つのモードの中では最も強力で、ソフトウェアでさまざまな判断をする必要がないので割り込みに対する応答が早くなります。X1シリーズでは、もっぱらこのモード2が使用されています。

モード 2 で割り込みが発生すると、CPU は「ベクタ」と呼ばれる 1 バイトの情報を読み込みます。そして、このベクタを下位、CPU 内部の I レジスタの内容を上位とするアドレスから16ビットのアドレスを読み込み、そこを call します。この様子を 図 6-2 に示します。ここでは、 I レジスタの値は 0ABH、割り込みデバイスである PIO の出した(あらかじめ PIO にセットしておいた)ベクタの値が 0CDH だったので CPU は 0ABCDH の内容を読み込みます。それが 1234H であったので、CPU は call 1234H を実行します。

結局, I レジスタが上位,00H を下位とする番地から256バイトが割り込み処理ルーチンのテーブルとなり,受け付けられる割り込みの種類は最大128種類,ということになります。

割り込み処理ルーチンは、各レジスタの PUSH から始めます。割り込み処理によってレジスタが破壊されると、もとの処理に戻った時に暴走する原因となるからです。処理が終了したら、PUSH したレジスタをもとに戻し、EI(割り込み許可)、RETI(割り込みからのリターン)の順番に実行します。 EI を実行するのは、割り込みがかかると自動的に DI(割り込み禁止)状態になるため、EI を実行しないと 2 回目の割り込みがかからなくなるからです。また、RETI を実行すると割り込みをかけたデバイスは、処理終了とみなして割り込み要求を解除するようになっています。

## 6-1 割り込み処理の概要





図6-2 モード2割り込み処理

## 6-1-2 メイン CPU の割り込みデバイス

先に述べたように、X1 シリーズでは、Z80CPU の割り込みモードのうち、最も強力なモード 2 割り込みが使用できるように設計されています。割り込みが使用できるデバイスには、以下のものがあります。

- 1. キー入力(サプ CPU)
- 2. Z80-SIO(RS-232C, マウス)
- 3. Z80-CTC
- 4. Z80-DMA
- 5. 拡張 I/O スロット(外部割り込み)

割り込みの優先順位はハードウェアで決められており、以下のようになっています。

I/Oスロット1>I/Oスロット2>SIO>DMA>CTC>キー入力

左側のデバイスほど優先的に処理されます。なお、X1 では、内部割り込みデバイスはキー入力だけであり、拡張スロットは $1\sim4$  の4 つになります。優先順位は、次のようになります。

I/Oスロット1>I/Oスロット2>I/Oスロット3>I/Oスロット4>キー入力

割り込み時のベクタの値は、予め各デバイスにセットしておかなければなりません。ベクタの一覧を表 6-1-1 に示します。個々のデバイスの使い方については、次節以降で説明します。



O:最下位ピットはゼロでなければならない

表6-1 各種割り込みデバイスのベクタアドレスの下位バイトの構成

## 6-2 シリアル1/0

X1 シリーズにおけるシリアル I/O は,RS-232C インターフェイスとマウスインターフェイスです.これらシリアル I/O には,Z80-SIO という非常に高機能なインターフェイス LSI が使用されています.

## 6-2-1 シリアル1/0の概要

パソコン用としてシリアル I/O が活用されはじめたのは最近のことです。いわゆる「パソコン通信」の発展とともに、これからはますますその重要性を増していくことと思われます。最初にシリアル I/O で出てくるいくつかの用語について説明しましょう。

## ① RS-232C インターフェイス

本来は EIA(アメリカ電子工業会)が、DCE(回線接続装置)と端末間のインターフェイス条件について定めた規格です。RS-232C では、コネクタのピン配置と信号の電気的な仕様が定められています。但し、信号の形式については何も定められていません。232C を使用するときに非常に多くの設定をしなければならないのは、このためでもあります。

RS-232C のピン配置を表 6-2 に示します。この中でパソコンレベルで実際に使われているのは,GND(グラウンド)と入出力線,及び RTS/CTS のハンドシェイク線くらいです。RTS/CTS すら使わず,3本の線だけで接続することも多いようです。232C の信号は, $\pm 10V$ 以上の電圧を持っており,そのままではパソコン内部の TTL レベルの LSI に接続することができません。このため専用のインターフェイス用 IC が使われます。



| ピン番号                       | 内容                                                                                                                                       |
|----------------------------|------------------------------------------------------------------------------------------------------------------------------------------|
| 1<br>2<br>3<br>4<br>5      | Protective Ground Transmitted Data Received Data Request to Send Clear to Send                                                           |
| 6<br>7<br>8<br>9<br>10     | Data Set Ready<br>Signal Ground (Common Return)<br>Received Line Signal Detector<br>(Reserved)<br>(Reserved)                             |
| 11<br>12<br>13<br>14<br>15 | Unassigned Sec. Rec'd. Line Sig. Detector Sec. Clear to Send Secondary Transmitted Data Transmission Signal Element Timing (DCE Source)  |
| 16<br>17<br>18<br>19<br>20 | Secondary Received Data<br>Receiver Signal Element Timing (DEC Source)<br>Unassigned<br>Secondary Request to Send<br>Data Terminal Ready |
| 21<br>22<br>23<br>24<br>25 | Signal Quality Detector Ring Indicator Data Signal Rate Selector (DTE/DCE Source) Transmit Signal Element Timing (DTE Source) Unassigned |

表6-2 RS-232Cのピン配置

#### ②調歩同期式

パソコンで RS-232C インターフェイスの使われ方としては、パソコン同士を接続してのデータ転送、ネットワークにつなぐためのモデムとの接続、ミニコン等の端末として、といった使い方が多いと思います。これらの場合、300~9600ボー程度の調歩同期式通信が使われます。

この方法では、1本の信号線で直列に1ビットづつ信号を送っていきます。何も信号が無いとき、ラインはマーク(H)であり、そこに図6-3のように1文字分の信号をのせます。各信号の意味は、次の通りです。

・スタートビット:信号の始まりを示す。1ビット分の長さの「0」。

・文字ピット : 5~8ビットのデータ.

・パリティ : 1ビットの誤りを発見することができる。

偶数パリティ, 奇数パリティ, パリティ無しのいずれか。

・ストップビット: 1, 1.5, 2のいずれかの長さの「1」。

ここで、「1ビットの長さ」を示すのにポーレート (Baud Rate) という言葉が使われます。ポーレートが9600ポーであるとは、信号をぎっしり詰めて送ると、1秒間に9600ビット分ある、という意味です。実際にはスタートビットなどの無駄な信号がありますから、データの転送速度はこれより小さくなります。



図6-3 調歩同期式通信のデータフォーマット

ある、パソコンネットワークの規格は次のようになっていました。

2400ボー, 8 ビットデータ, パリティ無し, 1ストップビット, XON/XOFF 制御有り,

今までの説明で、最初の4項目の意味はわかるでしょう。最後の XON/XOFF とは、データの 転送停止、再開をコントロールする方式の1つです。データを受け取る方の処理が間に合わなく なりそうになったら、相手方に XOFF キャラクタ(^S)を送り、転送を一時停止してもらい、処理 が終了したら XON キャラクタ(^Q)を送って再開します。

## (3) SDLC, HDLC

データを1文字ずつ送る従来の方法が持っていたいくつかの欠点を解決し、高速で、使いやすく、信頼性の高い方式として制定されたのが HDLC(High-level Data Link Control)方式です。この規格の基となった IBM の開発した方式が SDLC 方式で、X1 シリーズに使われている

Z80-SIO はこの SDLC をサポートしています.

SDLCは、任意の長さのデータと制御記号から成る「フレーム」を単位として行われます。細かい解説は省略しますが、この方式は以下のような特徴を持っています。

- バイナリデータを送ることが容易。
- ・任意の長さのデータをまとめて送るので転送速度が速い。
- ・CRC を使った誤り訂正制御が行われるので、信頼性が高い。
- ・訂正不能の誤りが発生した時の再送シーケンスについても厳密に定められており、それらの制御も連続的に行われるので伝送効率が高い。

## 6-6-2 SIO まわりの構成

X1 シリーズでは、SIO のチャンネルAは RS-232C、チャンネルBはマウスの制御に使われています。 SIO まわりの構成を図 6-4 に示します。



図6-4 SIOまわりの構成

RS-232C には多くの制御線がありますが、X1 シリーズでサポートされているのはその一部です。サポートされる制御線と、SIO の端子との関係は、以下の通りです。

| SIO端子 | チャンネル | IN/OUT | RS-232C端子(ピン番号)                                       |  |
|-------|-------|--------|-------------------------------------------------------|--|
| TxD   | А     | OUT    | Transmitted Data (2)                                  |  |
| ŘxD   | "     | IN     | Received Data (3)                                     |  |
| RTS   | "     | OUT    | Request to Send (4)                                   |  |
| CTS   | "     | IN     | Clear to Send (5)                                     |  |
| DTR   | "     | OUT    | Data Terminal Ready (20)                              |  |
| DCD   | "     | IN     | Data Set Ready (6)                                    |  |
| TxC   | "     | IN     | Transmission Signal Element (15)/CTC ch-1 output. (*) |  |
| RxC   | "     | IN     | Received Signal Element (17)/CTC ch-1 output. (*)     |  |
| DCD   | В     | IN     | Received Line Signal (8)                              |  |
| CTS   | "     | IN     | Ring Indicator (22)                                   |  |
| GND   |       |        | Frame GND (1)                                         |  |
| GND   |       |        | Signal GND (7)                                        |  |

(\*) チャンネルBのDTRが「H」の時CTCに接続される

表6-3 SIOとRS-232Cの関係

パソコン同士を接続して通信するときは、

 $\begin{array}{ccc} \text{RD(3)} & \longleftrightarrow \text{TD(2)} \\ \cdot & \text{RTS(4)} & \longleftrightarrow \text{CTS(5)} \\ \text{DTR(20)} & \longleftrightarrow \text{DCD(6)} \end{array}$ 

の各線をひっくり返しにして接続すれば、通信できます。但し、この場合上記 6 つの信号線以外 の入力データは意味がありません。

SIO のポートアドレスを 表 6-4 に示します。 このようにチャンネル A とチャンネル B のそれぞれについてデータポートと制御語(コントロールポート)があります。SIO には制御のための書き込みレジスタが各チャンネルに 8 個ずつあります。レジスタに値を書き込むときには、まずレジスタ番号をコントロールポート(書き込みレジスタ 0)にセットし、続いて目的のレジスタの値を書き込みます。例えばレジスタ 2 に 10H を書き込むときはコントロールポートに 02H, 10Hと書き込みます。但し、書き込みレジスタ 0 については 1 回で書き込めます。

また、内部状態を知るための読み出しレジスタの内容を読むときも、最初にレジスタ番号を書き込み、続いて読み出しを行います. 読み出しレジスタ 0 だけは直接読み出せます.

書き込み、読み出しの各レシスタの内容を次頁から示します(表 6-5)。 SIO は SDLC をサポートしているため、レジスタの内容はたいへん複雑になっています。

| アドレス  | ポート内容          |
|-------|----------------|
| 1F90H | チャンネル A データポート |
| 1F91H | チャンネル A 制御語    |
| 1F92H | チャンネルBデータポート   |
| 1F93H | チャンネルB制御語 .    |

表6-4 SIOのI/Oポート

#### 書き込みレジスタ 0:WRO 注) \*印の付いたピットは、一般に使われる $D_6 \mid D_5 \mid D_4 \mid D_3 \mid D_2 \mid D_1$ Do 「非同期通信」では、意味がない。 レジスタロ 0 0 0 0 レジスタ1 0 1 レジスタ2 0 1 0 書き込み レジスタ3 0 1 1 レジスタ 1 0 0 レジスタ4 選択 1 0 1 レジスタ5 0 1 1 レジスタ6 1 レジスタ7 1 0 動作に何の影響も与えない 0 0 0 0 アポート送出 0 外部ステータス割り込みリセット 0 チャンネル・リセット 1 制 つぎの受信キャラクタで割り込みイネーブル コマンド 0 0 送信割り込みの保留リセット 1 1 1 1 0 エラー・リセット 1 1 │割り込みからの復帰(Aチャンネルのみ) 0 0 動作に何の影響も与えない CRC 受信CRCチェッカ・リセット 0 1 リセット・ 送信CRCジェネレータ・リセット 1 0 \* コード 送信アンダーラン/EOMリセット

#### 書き込みレジスタ1:WR1



#### 書き込みレジスタ2:WR2



## 書き込みレジスタ3:WR3



## 書き込みレジスタ 4:WR4



#### 書き込みレジスタ5:WR5



## 書き込みレジスタ 6:WR 6



#### 書き込みレジスタ7:WR7



## 読み出しレジスタ 0:RRO









表6-5 Z80-SIOのレジスタ構成

## 6-2-3 チャンネル A(RS-232C)

チャンネルAは、RS-232Cの入出力として使用されています。

通信のためのクロックは, 内部同期か外部同期かを選択することができます. この選択にはチ ャンネルBの DTR 端子を使用します。外部同期にするときはここを 0 とし、内部同期の時は 1 に します.

内部同期の時のポーレートは、CTC のチャンネル1の分周比設定と SIO の設定の両方で決ま ります。ボーレートとこれらの設定の関係を、下に示します。

|        | SIO設定 |      |  |
|--------|-------|------|--|
| CTC分周比 | 1/16  | 1/64 |  |
| 13     | 9600  | 2400 |  |
| 26     | 4800  | 1200 |  |
| 52     | 2400  | 600  |  |
| 104    | 1200  | 300  |  |
| 208    | 600   | 150  |  |

BIOS ROM には、RS-232C 関係の処理ルーチンが用意されていますから、これらを利用すると入出力が簡単にできます。しかし、ハードウェアによるハンドシェイクなどを行うときは、その処理はユーザープログラム側で行わなければなりません。もっとも、先に述べた通り、ハードウェアハンドシェイクが使われることはパソコンレベルではあまりありません。

## 6-2-4 チャンネル B(マウス)

SIO のチャンネルBはマウスの制御に割り当てられています。使われている端子は2つだけです。マウスへのコントロール出力( $\overline{CTRL}$ )としての $\overline{RTS}$ 出力と、マウスからのデータを受け取るRxD入力です。

マウスは RTS 端子がHからLになると、3バイトのデータを送ってきます。送られてくるデータは次のようなフォーマットになっています。

4800ボー, 8ビットデータ, パリティなし, 1ストップビット

従って、SIO もこの通り設定します。ポーレートは CTC のチャンネル Bを使って RS-232C と同様に設定します。4800ボーと決まっていますから、CTC の分周比は26、SIO の設定は 1/16 とします。

マウスからのデータは3バイトで、1バイト目がステータス、2バイト目と3バイト目が各々 X、Y方向の前回からの移動量(-128~127)です。ステータスの内容は次の通りです。

| データ | 内 容                           |    |
|-----|-------------------------------|----|
| D0  | スイッチ1の状態を示します。 0 = OFF, 1=0   | NC |
| D1  | スイッチ 2 の状態を示します。 0 = OFF, 1=0 | N  |
| D2  |                               |    |
| D3  | <u> </u>                      |    |
| D4  | オーバーフロービット, Xが 128以上の時        | 1  |
| D5  | アンダーフロービット, Xが-129以下の時        | 1  |
| D6  | オーパーフローピット, Yが 128以上の時        | 1  |
| D7  | アンダーフロービット、Yが-129以下の時         | 1  |

表6-7

リスト6-1 マウスからのデータの読み込み

| SIOBAD<br>RDMSE: | EQU<br>LD<br>LD<br>OUT<br>INC<br>LD<br>OUT<br>LD<br>IN<br>RRC | 1F94H<br>BC, SIOBAD<br>HL, RDMDT<br>A, 05H<br>(C), A<br>HL<br>A, 0E0H<br>(C), A<br>D, 03H<br>A, (0E0H) | 了<br>SIOのチンネルBのRTS端子を' L ' にする |
|------------------|---------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|--------------------------------|
|                  | JR<br>LD<br>OUT<br>IN<br>DEC<br>INC<br>IN<br>INC<br>LD        | NC, RDMS 1<br>A, 01 H<br>(C), A<br>A, (C)<br>E, A<br>C<br>HL<br>A, (C)<br>C<br>(HL), A                 | SIOからデータを受信する                  |

| RDMS2:<br>RDMS3:<br>RDMDT: | LD AND JR DEC JR XOR RET LD JR ; DS ; | A, E 70H NZ, RDMS3 D NZ, RDMS1 A A, OFFH RDMS2 | マウスの移動量がー129~+128をこえた |
|----------------------------|---------------------------------------|------------------------------------------------|-----------------------|
|----------------------------|---------------------------------------|------------------------------------------------|-----------------------|

## 6-3 DMA

## 6-3-1 DMA の概要

DMA (Direct Memory Access) とは、CPU を介さずにハードウェアで直接データを転送することです。メモリや I/O の間でデータの転送を行うとき、DMA を使用すると非常に高速に転送を行うことができます。X1turbo 以降には Z80-DMA と呼ばれる LSI が実装されており、フロッピーディスクの読み書きや V-RAM のスクロールなどに使われています。

·DMA に指令を与えるには、SIO などと同じように OUT 命令を使用します。実行命令が与えられると DMA は、CPU を停止させ、CPU の代わりに各種の制御信号を出力しながらデータの転送を行います。従ってその動作は一般の I/O とはかなり異なります。

**Z80-DMA** の特徴は次の通りです.

- 1. メモリ $\longleftrightarrow$ メモリ, I/O  $\longleftrightarrow$  I/O, I/O  $\longleftrightarrow$ メモリのいずれの転送も可能。
- 2. データ転送のほか、データサーチやサーチしながらの転送が可能、
- 3. 転送データの長さは、2バイト~64Kバイト。
- 4. 転送が終了するまで CPU を止める, CPU と並列に転送するなど, 4 つのモードを持つ。
- 5. 転送アドレスは、固定、インクリメント、デクリメントのいずれか、
- 6. 転送速度は最高 500K バイト/ 秒以上, サーチ速度は最高 1000K バイト/ 秒以上(但し条件によって大きく異なる).

CPU のプログラムの実行と、DMA のデータ転送のタイミングは DMA の転送モードで決まります。 転送モードには次の 4 種類があります。

- 1. コンティニュアスモード:転送がすべて終了するまで CPU は停止する。
- 2. バーストモード: RDY 信号(データ転送可能信号)が入力されている間 CPU は停止する。 転送可能でないときは CPU が動作する。
- 3. バイトモード: 1 バイト転送すると、CPU が動作する. データが連続的にくる場合は、DMA と CPU は交互に動作することになる.
- 4. トランスペアレントモード: CPU のメモリリフレッシュサイクルを使って, CPU の動作と DMA が同時に実行される.

Xlturboでは、フロッピーディスクの読み書きにバイトモードが、V-RAM のスクロールやその他のメモリ転送にバーストモードが、それぞれ使用されています。なお、トランスペアレントモードは、X1シリーズでは使用できません。

## 6-3-2 DMA の使い方

DMAには、書き込みレジスタが21個、読み出しレジスタが7個あります。

## ●書き込みレジスタ

21個の書き込みレジスタは、さらに7個のベースレジスタと21個の関連レジスタに分けられます。ベースレジスタはリセット時には内容は不定ですので、必ず7個とも初期化しなければなりません。関連レジスタは、必要なもののみ初期化します。これら書き込みレジスタの内容一覧を、図 6-3-1 に示します。

#### 書き込みレジスタ 0



## 書き込みレジスタ1





#### 書き込みレジスタ 5



#### 書き込みレジスタ 6



図6-5 Z80-DMA書き込みレジスタ

ベースレジスクに値を書き込むには、I/O アドレス 1080H に対して OUT 命令を実行します。 I/O アドレスが 1 つしかないのに, どうやって 7 つのレジスタを区別するのかと思われる人もい るでしょう。 もう一度図 6-5 を見て下さい。 各レジスタの中に、 0か1かが決められている ビットや、「使用しない」となっているデータパターンがあることに気が付くと思います。そして、 さらに良く観察すると,データのビットパターンから,どのレジスタへの書き込みかが決定でき

ることがわかります。実はDMAは、書き込まれたデータのパターンからどのレシスタへの書き込みかを判断しているのです。

関連レジスタへデータを書き込むときは、ベースレジスタの所定のビットを1にして書き込み、 それに続いて関連レジスタを書き込みます。複数の関連レジスタを指定した時は、図の順番に従って、続いて書き込みます。

DMA は、最終的に87H(DMA イネーブル)を書き込むと動作を開始し、転送が終了すると動作終了となります。また、バイトモードやバーストモードでは、CPU がDMA に対してアクセスしても動作を停止します。

DMA の使用例として、DMA の初期化プログラムと、V-RAM の内容を 0FFH が来るまで転送するプログラムを示します。

リスト6-2 DMA初期化サブルーチン

```
DAMADD EQU
                   1F80H
DMAIN:
        LD
                   BC, DMAADD
                   HL, DMIDT
A, (HL)
         LD
DMAI1:
        I.D
         CP
                   OFFH
                   Z, DMAI2
         J R
                                DMAヘコマンドとデータの送信
         OUT
                   (C), A
         INC
                   HI.
         JΡ
                   DAMI1
DMAI2:
        RET
DMIDT:
        ĎΒ
                   83H, 00H, 14H, 14H, 80H
         DΒ
                   81H, 80H, 0C7H, 0CBH, 87H
         DВ
                   OFFH
         END
                                     リスト6-3 V-RAMの内容サーチ・アンド・転送
DMAADD EQU
                   1F80H
VRSRC:
        LD
```

```
BC, DMAADD
HL, VRSDT
         LD
VRSR1:
         LD
                   A, (HL)
                    OFFH
         СP
         J R
                    Z, VRSR2
                                  DMAヘコマンド, データの送信
                    (C), A
         OUT
         INC
                    ΗL
         JR
                    VRSR1
VRSR2:
         RET
                  83Н, 7FH, 00Н, 40Н, 00Н, 20Н
VRSDT:
         DB
                  5CH, 00H, 58H, 00H, 94H, 0FFH
         DΒ
                  OADH, 00H, 80H, 92H, 0CFH, 87H
         DB
                  OFEH
         DΒ
         END
```

## ●読み出しレジスタ

DMAには、動作状態を知るために7個の読み出しレジスタがあります。読み出しレジスタの一覧を図6-6に示します。



図6-6 Z80-DMA読み出しレジスタ

読み出しレジスタの内容を読む方法は2つあります。

## (1) 読み出しステータスバイトコマンド

DMA に 0BFH(読み出しステータスバイトコマンド)を書き込みます(書き込みレジスタ 5 に書き込むことになる). 続いて DMA を IN 命令で読み出します. 読み出せるのは, ステータスレジスタ(読み出しレジスタ 0)だけです.

## (2) 読み出しシーケンスコマンド

このコマンドを使うと、希望のレジスタだけを読み出すことができます。

DMAに 0BBH(読み出しマスク指定コマンド)を書き込みます. 続いて,読み出したいレジスタの該当のビットを1にした,マスクバイトを書き込みます(図6-5参照). 次に 0A7H(読み出しシーケンスコマンド)を書き込み, 続いて IN 命令でレジスタを読み込みます. 読み込まれるレジスタはマスクバイトで指定したレジスタで,順番はレジスタ 0 から 6 の方向です.

DMA が終了した後の読み出しレジスタの内容は、 表 6-8 のようになっています。実際に転送されるバイト数や、DMA 終了後のカウンターの値は、動作クラス(転送、サーチ、転送&サーチ)や動作モードによって少しずつ違うことに注意して下さい。

| 動作クラス | 動作モード             | 実際に転送/サー<br>チされるパイト数 |                     | アドレスカウンタ<br>ーの内容(ソース)               | アドレスカウンター<br>の内容<br>(デスティネーション) |
|-------|-------------------|----------------------|---------------------|-------------------------------------|---------------------------------|
| 転送    |                   | x + 1                | x                   | a ± (x + 1)                         | а±х                             |
| 転送/サ- | ーチ                | x                    | x — 1               | a ± x                               | a ± (x - 1)                     |
| サーチ   | バイト<br>バースト<br>連続 | x<br>x + 1<br>x + 1  | x<br>x + 1<br>x + 1 | a ± x<br>a ± (x + 1)<br>a ± (x + 1) |                                 |

<sup>※</sup>xは,WROに設定した転送ブロック長,またはサーチで一致した時のパイト数,aは,アドレスカウンターの設定値である.

表6-8 DMAの読み出しレジスタの内容

リスト6-4 DMAのレジスタをすべて読み出して格納



## 6-4 CTC

X1turboには、Z80-CTC(Counter/Timer Circuit)が内蔵されています。CTC はその名の通り、プログラムによってカウンターやタイマーとして使える LSI です。X1turbo では、主に RS-232C とマウスのクロック発生用として使用しています。余ったチャンネルを使用して、プログラムに、定期的に割り込みをかけたりすることもできます。

## 6-4-1 CTC の概要

CTC は4つのチャンネルからなっています。各チャンネルは、プログラム設定により、外部のクロック入力をカウントするカウンターモードか、内部クロック(4Mz)をカウントするタイマーモードのどちらかで動作します。どちらのモードでも、カウント終了時に割り込みをかけることができます。X1turboでは、CTC は、図6-7 のように配線されており、 従って各チャンネルは次のように使用します。



図6-7 CTCの配線

## (1) チャンネル 0

このチャンネルの入力には何もつながっていないので、4Mzの内部クロックを使ったタイマーモードで使用します。チャンネル0の出力パルスは、チャンネル3に接続されています。

## (2) チャンネル1

2Mz のクロックが入力されており、カウンターモードで使用します。 出力は Z80-SIO のチャンネルAに接続されており、 RS-232C のボーレートが、 CTC の設定によって決まります。

## (3) チャンネル2

チャンネル1と同様 2Mz のクロックが入力されています。出力は Z80-SIO のチャンネルBに接続されており、マウスのボーレートの作成に使用します。

## (4) チャンネル3

チャンネル 0 の出力パルスが入力されており、チャンネル 0 だけでは作れない、長い周期を設定するときに使います。

## 6-4-2 CTC の使い方

X1turbo における CTC の I/O アドレスを次に示します.

| チャンネル | 1/0アドレス |
|-------|---------|
| 0     | 1FA0H   |
| 1     | 1FA1H   |
| 2     | 1FA2H   |
| 3     | 1FA3H   |

表6-9 CTCのI/Oアドレス

CTC には、チャンネル制御レジスタと時間定数レジスタが、各チャンネルごとに1つずつあります。また、割り込みベクタレジスタが1つあります。チャンネル制御レジスタと割り込みベクタレジスタは、書き込まれたデータの最下位ビットが0か1かで判断されます。また、時間定数レジスタは、チャンネル制御レジスタのビット2を1にした後に書き込みます。割り込み制御レジスタは1つしかなく、どのチャンネルに書いても同じです。各レジスタの内容を図6-8に示します。





図6-8 Z80-CTCのレジスタ

## 6-5 キー入力

X1 シリーズでは、キー入力を割り込み処理によって行うことができます。

キー入力処理はサブ CPU が行っています。割り込みベクタの設定、キーデータの受け取り方などは、サブ CPU の章を参照して下さい。